DataSheet.es    


PDF SDA6001 Data sheet ( Hoja de datos )

Número de pieza SDA6001
Descripción Teletext Decoder
Fabricantes Micronas Semiconductor 
Logotipo Micronas Semiconductor Logotipo



Hay una vista previa y un enlace de descarga de SDA6001 (archivo pdf) en la parte inferior de esta página.


Total 30 Páginas

No Preview Available ! SDA6001 Hoja de datos, Descripción, Manual

www.DataSheet4U.com
PRELIMINARY DATA SHEET
SDA 6000, SDA 6001
Version B11
Teletext Decoder
with Embedded
16-bit Controller
M2
Edition Feb. 8, 2002
6251-557-2PD

1 page




SDA6001 pdf
SDA 6000 / SDA 6001
PRELIMINARY DATA SHEET
Version 3.00
6.1
6.1.1
6.1.2
6.1.3
6.2
6.3
6.4
6.5
6.6
6.7
6.8
6.9
6.9.1
6.9.2
6.10
6.11
7
7.1
7.1.1
7.1.1.1
7.1.2
7.1.2.1
7.1.2.2
7.1.2.3
7.1.3
7.1.4
7.2
7.2.1
7.2.2
7.3
7.3.1
7.3.1.1
7.3.1.2
7.3.1.3
7.3.2
7.3.2.1
7.3.2.2
7.3.2.3
7.3.3
7.3.3.1
7.3.3.2
7.3.4
www.DataSheet4U.com
System Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 4
Behavior of I/Os during Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 5
Reset Values for the Controller Core Registers . . . . . . . . . . . . . . . . . 6 - 5
The Internal RAM after Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 6
System Start-up Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 7
Register Write Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 9
Power Reduction Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 13
Dedicated Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 17
XBUS Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 19
Watchdog Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 20
Bootstrap Loader . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 24
Identification Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 26
System Identification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 26
CPU Identification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 29
Parallel Ports . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 - 30
On board FLASH/EPROM-programming . . . . . . . . . . . . . . . . . . . . . . . 6 - 39
Peripherals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 3
General Purpose Timer Unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 4
Functional Description of Timer Block 1 . . . . . . . . . . . . . . . . . . . . . . 7 - 4
Timer Concatenation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 15
Functional Description of Timer Block 2 . . . . . . . . . . . . . . . . . . . . . 7 - 20
Core Timer T6 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 21
Auxiliary Timer T5 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 22
Timer Concatenation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 23
GPT Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 27
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 38
Real-time Clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 40
General Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 40
Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 42
Asynchronous/Synchronous Serial Interface . . . . . . . . . . . . . . . . . . . . 7 - 47
Asynchronous Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 50
Asynchronous Data Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 52
Asynchronous Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 54
Asynchronous Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 55
Synchronous Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 57
Synchronous Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 58
Synchronous Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 59
Synchronous Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 59
Baud Rate Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 60
Baud Rates in Asynchronous Mode . . . . . . . . . . . . . . . . . . . . . . 7 - 61
Baud Rates in Synchronous Mode . . . . . . . . . . . . . . . . . . . . . . . 7 - 64
Autobaud Detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 - 64
- 2 Micronas

5 Page





SDA6001 arduino
SDA 6000 / SDA 6001
PRELIMINARY DATA SHEET
Version 3.00
www.DataSheet4U.com
Figure 9-6 Sampling of VSync for field detection . . . . . . . . . . . . . . . . . . . . . . 9 - 21
Figure 9-7 Sampling of VSync for field detection in case of delayed VSyncs . 9 - 22
Figure 9-8 Position of Layer1/Layer2 within the display raster . . . . . . . . . . . . 9 - 23
Figure 9-9 Splitting of the frames (Layer1/Layer2) to the display raster . . . . . 9 - 24
Figure 9-10 Position of Layer1/Layer2 within the display raster . . . . . . . . . . . . 9 - 24
Figure 9-11 Splitting of the frames (Layer1/Layer2) to the display raster . . . . . 9 - 25
Figure 10-1 Display Regions and Alignments . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 6
Figure 10-2 Behavior of Blank Pin for Consecutive Frames in ‘Meshed’ Regions 10 -
7
Figure 10-3 Priority of Layers in Overlapped Layer Mode. . . . . . . . . . . . . . . . . 10 - 8
Figure 10-4 Priority of Layers in Embedded Layer Mode . . . . . . . . . . . . . . . . 10 - 11
Figure 10-5 Format of 1-bitplane Bitmap. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 15
Figure 10-6 Format of 2-bitplane Bitmap. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 15
Figure 10-7 Format of 4-bitplane Bitmap. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 15
Figure 10-8 Format of 8-bitplane Bitmap. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 16
Figure 10-9 Overview on SRU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 16
Figure 10-10 2-bit Pixel Format for Use in Frame Buffer . . . . . . . . . . . . . . . . . 10 - 17
Figure 10-11 8-bit Pixel Format for Use in Frame Buffer . . . . . . . . . . . . . . . . . 10 - 17
Figure 10-12 16-bit Pixel Format (4:4:4:2/TTX) for Use in Frame Buffer . . . . . 10 - 18
Figure 10-13 Internally Generated Flash Signals in Different Flash Phases. . . 10 - 19
Figure 10-14 16-bit Pixel Format (5:6:5) for Use in Frame Buffer . . . . . . . . . . . 10 - 19
Figure 10-15 Overview of GA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 20
Figure 10-16 Use of Register Settings to Specify Source Area . . . . . . . . . . . . 10 - 25
Figure 10-17 Use of Register Settings to Specify Destination and Clipping Area 10 - 28
Figure 10-18 Result for a Non-italic Transferred Memory Area in Frame Buffer 10 - 28
Figure 10-19 Result for a Italic Transferred Memory Area in Frame Buffer . . . 10 - 29
Figure 10-20 Result for an Italic Transferred Memory Area at D/A Converter Output 10
- 29
Figure 10-21 Organization of GAIs in the External SDRAM . . . . . . . . . . . . . . . 10 - 33
Figure 10-22 GAI Instruction Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10 - 34
Figure 12-1 Block Diagram of Digital Slicer and Acquisition Interface . . . . . . . 12 - 6
Figure 12-2 VBI Buffer: General Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . 12 - 12
Figure 14-1 H/V - Sync-Timing (Sync-master mode) . . . . . . . . . . . . . . . . . . . 14 - 14
Figure 14-2 VCS -Timing (Sync-master mode) . . . . . . . . . . . . . . . . . . . . . . . . 14 - 14
- 3 Micronas

11 Page







PáginasTotal 30 Páginas
PDF Descargar[ Datasheet SDA6001.PDF ]




Hoja de datos destacado

Número de piezaDescripciónFabricantes
SDA6000Teletext Decoder with Embedded 16 Bit ControllerMicronas
Micronas
SDA6001Teletext DecoderMicronas Semiconductor
Micronas Semiconductor

Número de piezaDescripciónFabricantes
SLA6805M

High Voltage 3 phase Motor Driver IC.

Sanken
Sanken
SDC1742

12- and 14-Bit Hybrid Synchro / Resolver-to-Digital Converters.

Analog Devices
Analog Devices


DataSheet.es es una pagina web que funciona como un repositorio de manuales o hoja de datos de muchos de los productos más populares,
permitiéndote verlos en linea o descargarlos en PDF.


DataSheet.es    |   2020   |  Privacy Policy  |  Contacto  |  Buscar